Article

Loop Modifications to Enhance Data-Parallel Performance

When confronted with nested loops, the granularity of the computations that are assigned to threads will directly affect performance. Loop transformations such as splitting and merging nested loops can make parallelization easier and more productive.
Criado por administrar Última atualização em 05/07/2019 - 14:47
Article

Granularity and Parallel Performance

One key to attaining good parallel performance is choosing the right granularity for the application. Granularity is the amount of real work in the parallel task. If granularity is too fine, then performance can suffer from communication overhead.
Criado por administrar Última atualização em 05/07/2019 - 19:52
Article

OpenMP* and the Intel® IPP Library

How to configure OpenMP in the Intel IPP library to maximize multi-threaded performance of the Intel IPP primitives.
Criado por Última atualização em 31/07/2019 - 14:30
Article

Три этапа подготовки к оптимизации параллельных программ

Повышение производительности параллельных программ требует хорошо структурированного подхода, активно использующего инструменты разработчика и быстро дающего положительные результаты. В данной статье приведены три этапа данного подхода.
Criado por aaron-tersteeg (Intel) Última atualização em 05/07/2019 - 10:13
Article

Vectorization Toolkit

A toolkit that gives 6 Steps to Increase Performance Through Vectorization in Your Application
Criado por AmandaS (Intel) Última atualização em 27/03/2019 - 13:34
Article

Cache Blocking Techniques

Cache Blocking Techniques Overview

Criado por AmandaS (Intel) Última atualização em 30/09/2019 - 17:28
Article

Vectorization and Optimization Reports

Optimization reports from the Intel® compilers guide the developer with optimization details
Criado por Ronald W Green (Blackbelt) Última atualização em 30/09/2019 - 17:28
Article

Intel® Threading Building Blocks, OpenMP* ou threads nativas?

Criado por Michael V. (Intel) Última atualização em 05/07/2019 - 09:19
Article

Memory and Cache Profiling Erratum on Intel® Xeon® processor E5 family

Audience: Anyone collecting event based performance data on a platform based on the Intel® Xeon® processor E5 family.

Criado por Angela Schmid (Intel) Última atualização em 03/10/2019 - 10:17
Article

Webinar: Fortran Standard Parallel Programming Features

Fortran Standard Parallel Programming Features in Intel Compilers
Criado por Última atualização em 04/07/2019 - 10:00