Сопроцессор Intel® Xeon Phi™

Производительность, как результат инновационной архитектуры, подкрепленная уже знакомым программным обеспечением.

Каталоги

Последние публикации

Приводим данные и код в порядок: данные и разметка, часть 2 In this pair of articles on performance and memory covers basic concepts to provide guidance to developers seeking to improve software performance. This paper expands on concepts discussed in Part 1, to consider parallelism, both vectorization (single instruction multiple data SIMD) as well as...
Состояния управления электропитанием: P-состояния, C-состояния и пакетные C-состояния (Вы можете скачать PDF-версию этой статьи во вложении.) Содержание Предисловие. Что, почему и откуда? 1 Глава 1: Введение. 2 Глава 2: P-состояния, Снижение энергопотребления без ущерба для производительности. 3 Глава 3: С-состояния ядер. Подробности. 5 Глава 4: Пакетные C-состояния....
Привязка потоков (affinity) в Intel® Threading Building Blocks на сопроцессоре Intel® Xeon Phi™
- Alex, 13.11.2013
Библиотека Intel® Threading Building Blocks (Intel® TBB) [1] [2] предоставляет высокоуровневые интерфейсы для написания программ, использующих параллельные вычисления. И несмотря на то, что цель этих интерфейсов скрыть от разработчика управление потоками в системе, всё же иногда встречаются задачи...
Tuning Guides and Performance Analysis Papers Microarchitecture-specific guides to tuning and optimizing application performance with Intel® VTune™ Amplifier.
Explicit Vector Programming in Fortran No longer does Moore’s Law result in higher frequencies and improved scalar application performance; instead, higher transistor counts lead to increased parallelism, both through more cores and through wider SIMD registers. To get the full performance benefit from these improvements in processor...
Autodesk University Shows How Intel Technology Powers 3D Design & Engineering Software At the Autodesk University event in Las Vegas, November 14-16, civil and commercial/industrial designers and manufacturers who use Autodesk software came together to see The Future of Making Things.
Exploit Nested Parallelism with OpenMP* Tasking Model The new generation, Intel® Xeon® processor Scalable family (formerly code-named Skylake-SP), Intel’s most scalable processor has up to 28 processor cores per socket with options to scale from 2 to 8 sockets. Intel® Xeon PhiTM processor provides massive parallelism with up to 72 cores per unit. More...
Recipe: Build NAMD on Intel® Xeon® and Intel® Xeon Phi™ Processors for Multi-node Runs This recipe describes a step-by-step process for getting, building, and running NAMD (scalable molecular dynamics code) on the Intel® Xeon Phi™ processor and Intel® Xeon® processor family to achieve better performance.
Recipe: Building NAMD on Intel® Xeon® and Intel® Xeon Phi™ Processors on a Single Node This recipe describes a step-by-step process for getting, building, and running NAMD (scalable molecular dynamics code) on the Intel® Xeon Phi™ processor and Intel® Xeon® processor E5 family to achieve better performance.